这款 10,000 至 20,000 门协处理器是完全符合 PCI 标准、基于 SRAM 的 FPGA,具有分布式 10-ns 可编程同步/异步、双端口/单端口 SRAM、8 个全局时钟、Cache Logic® 功能(部分或完全可重新配置而不会丢失数据)和自动元件生成器。它的 I/O 数量为 192 个,支持 5 V 设计。它可用作高速(基于 DSP/处理器)设计的协处理器,实现各种计算密集型算术功能。通过在 PC 或 Sun 平台上使用综合工具和基于原理图的工具,它可以快速实现高性能、大门电路数的设计。
---